快捷索引

IPB Image

语言:英语
网址:http://www.altera.com/products/s … sp/dsp-builder.html
类别:数字信号开发

Altera QUARTUS II DSP Builder概述

Altera可编程逻辑器件(PLD)中的DSP系统设计需要高级算法和HDL开发工具。Altera DSP Builder将The MathWorks MATLAB和Simulink系统级设计工具的算法开发、仿真和验证功能与VHDL综合、仿真和Altera开发工具整合在一起,实现了这些工具的集成。

DSP Builder在算法友好的开发环境中帮助设计人员生成DSP设计硬件表征,从而缩短了DSP设计周期。已有的MATLAB函数和Simulink模块可以和Altera DSP Builder模块以及Altera知识产权(IP)MegaCore® 功能相结合,将系统级设计实现和DSP算法开发相链接。DSP Builder支持系统、算法和硬件设计共享一个公共开发平台。

设计人员可以使用DSP Builder模块迅速生成Simulink系统建模硬件。DSP Builder包括比特和周期精度的Simulink模块,涵盖了算法和存储功能等基本操作。可以使用DSP Builder模型中的MegaCore功能实现复杂功能的集成。

Altera MegaCore是高级参数化IP功能,例如有限冲击响应(FIR)滤波器和快速傅立叶变换(FFT)等,经过配置能够迅速方便的达到系统性能要求。MegaCore功能支持Altera的IP评估特性,使您在购买许可之前,便可以验证功能及其时序。

利用Altera免费的OpenCore Plus评估特性,您可以进行以下工作:

– 在您的系统中仿真MegaCore功能
– 验证设计功能,迅速直接的评估其大小和速度
– 为含有MegaCore功能的设计产生时间受限的器件编程文件
– 在硬件中进行器件编程、验证设计
– 当您对其功能和性能结果满意并希望将设计投产时,您只需为MegaCore功能购买一个许可即可。

DSP Builder SignalCompiler模块读取由DSP Builder和MegaCore模块构建的Simulink建模文件(.mdl),生成VHDL文件和工具命令语言(Tcl)脚本,进行综合、硬件实施和仿真。图1所示为DSP Builder设计流程。

代码

下载连接来自TLF,未经过安全测试与安装测试,使用者后果自负与本人无关。
资源版权归作者及其公司所有,如果你喜欢,请购买正版。



会员福利

资源无源时,可利用百度网盘 & 迅雷云盘取回

此内容仅供注册用户。请 %登录%.

神秘内容,请 登录 / 注册 后查看

会员可见全站福利 !


标签: , ,


文章类别:

本文链接: http://www.books51.com/170288.html

【点击下方链接,复制 & 分享文章网址】

数字信号开发 TLF-SOFT-Altera QUARTUS II DSP Bulider v9 0-SHooTERS iso → http://www.books51.com/170288.html

上一篇:

下一篇:

0 ratings, 0 votes0 ratings, 0 votes (0 次顶, 0已投票)
你必须注册后才能投票!
Loading...

添加新评论